Арифметические устройства
Правила двоичного сложения. Таблица и схема истинности полусумматора и полного сумматора. Таблица, стуктурная и логическая схема истинности для полувычитателя и полного вычитателя. Использование сумматоров для вычитания. Работа суммирующего устройства.
Рубрика | Программирование, компьютеры и кибернетика |
Предмет | Информатика |
Вид | учебное пособие |
Язык | русский |
Прислал(а) | стинг |
Дата добавления | 06.02.2009 |
Размер файла | 99,7 K |
Отправить свою хорошую работу в базу знаний просто. Используйте форму, расположенную ниже
Студенты, аспиранты, молодые ученые, использующие базу знаний в своей учебе и работе, будут вам очень благодарны.
Подобные документы
Логические узлы как основа устройства компьютера. Логические операции, позволяющие производить анализ получаемой информации и таблицы истинности. Условное высказывание, импликация, эквивалентность. Структура полного одноразрядного двоичного сумматора.
реферат [211,7 K], добавлен 14.12.2010Понятие высказывания, операции над простыми высказываниями, таблицы истинности. Примеры построения таблиц истинности сложных высказываний. Таблица истинности импликации. Закон тождества, противоречия, двойного отрицания. Решение логических задач.
курсовая работа [507,3 K], добавлен 23.04.2013Значение алгебры логики. Таблицы истинности. Логические операции: дизъюнкция, конъюнкция и отрицание. Выходной сигнал вентиля. Переключательные схемы. Логические основы компьютера. Значение устройства триггер как элемента памяти. Сумматор и полусумматор.
реферат [923,8 K], добавлен 14.10.2014Алгоритм реализации арифметической операции и разработка блок-схемы устройства. Составление и минимизация логических выражений работы блоков. Логическая схема регистра, сумматора, сдвига и мультиплексора. Анализ и синхронизация работы устройства.
курсовая работа [1,2 M], добавлен 27.02.2014Исследование элементов на транзисторно-транзисторной логике. Логическая схема одноразрядного и полного сумматора. Оптимизация функции с помощью карты Карно. Синтез двухразрядного компаратора и проверка его работы. Моделирование преобразователей кодов.
контрольная работа [3,5 M], добавлен 27.03.2016Разработка вычислительного устройства для умножения двоичных чисел с фиксированной запятой, без знака, представленных в прямом коде. Алгоритм операции, структурная схема АЛУ, диаграмма управляющих сигналов, функциональная схема устройства управления.
контрольная работа [180,2 K], добавлен 01.10.2014Схема проверки вагогопотоков. Таблица вагонопотоков, маршрутизируемых с мест погрузки. Таблица корреспонденций вагонопотоков, охваченных маршрутизацией между техничискими станциями. Количественные показатели работы объекта управления и диаграммы.
лабораторная работа [101,2 K], добавлен 12.11.2008Описание интерфейса PS/2, возникновение порта. Способ передачи информации, программируемая логическая интегральная схема. Основные понятия и принципы языка VerilogHDL: базовые типы источников сигнала, основные арифметические и логические функции.
курсовая работа [291,0 K], добавлен 06.12.2011Промышленные ЭВМ как нерезервированные восстанавливаемые объекты. Расчетно-логическая схема нерезервированного устройства - цепочка последовательных элементов, отказ любого из которых приводит к отказу устройства. Анализ числовых показателей надежности.
реферат [896,6 K], добавлен 06.02.2011История развития и структура персонального компьютера. Сущность, виды и предназначение внешнего запоминающего устройства и котроллеров. Внешние устройства связи человека с машиной. Возможности компьютерных сетей. Работа с таблицами и диаграммами в Exсel.
контрольная работа [435,3 K], добавлен 27.02.2011