Шифратор фамилии на основе ДПСЧ
Разработка автомата для шифрования фамилии и передачи ее по последовательному каналу передачи информации, используя в качестве устройства защиты датчик псевдослучайных чисел с последовательностью максимальной длины. Разработка автомата для дешифровки.
Рубрика | Программирование, компьютеры и кибернетика |
Вид | курсовая работа |
Язык | русский |
Дата добавления | 24.07.2010 |
Размер файла | 816,0 K |
Отправить свою хорошую работу в базу знаний просто. Используйте форму, расположенную ниже
Студенты, аспиранты, молодые ученые, использующие базу знаний в своей учебе и работе, будут вам очень благодарны.
Задание: На передающем конце разработать автомат для шифрования своей фамилии и передачи ее по последовательному каналу передачи информации, используя в качестве устройства защиты датчик псевдослучайных чисел с последовательностью максимальной длины. На приемном конце разработать автомат для дешифровки переданного сообщения и выдачи информации на 16 сегментные индикаторы.
Описание работы автомата
Информация кодируется путем сложения каждого бита сообщения с последовательностью битов ДПСЧ по модулю 2.
Передающий конец
Код обратных связей - 0,5
Начальное состояние ДПСЧ - 0
В качестве сообщения используем фамилию «Халтуев»
В коде ASCII:
«Х» - 10010101
«А» - 10000000
«Л» - 10001011
«Т» - 10010010
«У» - 10010011
«Е» - 10000101
«В» - 10000010
Последовательность единиц и нулей ДПСЧ:
111111010101100110111011010010011100010111100101
Информация + Шум (сложение по модулю 2)
10010101100000001000101110010010100100111000010110010101- информация
11111101010110011011101101001001110001011110010101101101 - гамма (ДПСЧ)
01110101111110110001101111100100011010110100011111111000 закодированное сообщение
Описание элементов
Триггер К555ТМ2
Рисунок 1 - Изображение триггера и назначение выводов
Рисунок 2 - Таблица истинности
Микросхема содержит два независимых D_триггера, срабатывающих по положительному фронту тактового сигнала. Низкий уровень напряжения на входах установки или сброса устанавливает выходы триггера в соответствующее состояние вне зависимости от состояния на других входах (С и D). При наличии на входах установки и сброса напряжения высокого уровня для правильной работы триггера требуется предварительная установка информации по входу данных относительно положительного фронта тактового сигнала, а также соответствующая выдержка информации после подачи положительного фронта синхросигнала.
Счетчик К555ИЕ5
Рисунок 3 - изображение счетчика и назначение выводов
Рисунок 4 - Таблица истинности
Данная микросхема - четырехразрядный двоичный счетчик, выложенный на двухступенчатых триггерах J-K типа. Счетчик имеет два счетных входа С1, С2 и два входа установки нуля R01, R02. Вход 01 внутренне не соединён с последующими триггерами. Это даёт возможность использовать схему в двух независимых режимах работы в качестве: четырехразрядного двоичною счетчика, когда входные счетные импульсы поступают на вход С1. Выходы осуществляют операцию деления на два, четыре, восемь и шестнадцать; трехразрядною двоичного счетчика, когда входные счетные импульсы поступают на вход С2. Первый триггер, не соединенный с другими триггерами схемы, можно использовать как элемент для функции деления на два. Установочные входы микросхемы обеспечивают прекращение счета и возвращают все четыре триггера в состояние низкого уровня, когда на входы R01 и R02 одновременно подается высокий уровень напряжения. При операции счета на одном из входов установки R01 или R02 должен присутствовать потенциал низкого уровня. Таблица истинности показывает состояние на выходах схемы во время операции счета импульсов. (Выводы С2 и Q1 соединены, тактовые импульсы подаются на С1)
Регистр К555ИР9
Рисунок 5 - Изображение регистра и назначение выводов
Рисунок 6 - Таблица истинности
Микросхема представляет собой восьмиразрядный сдвиговый регистр с параллельной загрузкой и имеет два режима работы: параллельная загрузка и сдвиг. Параллельная загрузка информации осуществляется при наличии на входе выбора «WR низкого уровня напряжения, причём загрузка происходит асинхронно.
После установки высокого уровня напряжения на входе выбора режима «WR по положительному фронту тактового импульса на входе синхросигнала SYN или входе блокировки синхросигнала DE происходит сдвиг. При высоком уровне напряжения на одном из входов SYN или DE состояние регистра не изменяется.
Регистр К555ИР8
Рисунок 7 - Изображение регистра и назначение выводов
Рисунок 10 - Таблица истинности
Микросхема представляет собой восьмиразрядный сдвиговый регистр с последовательной загрузкой и параллельной выгрузкой. Наличие двух входов загрузки А и &А позволяет использовать один из них в качестве управляющего загрузкой данных: низкий уровень на одном из них запрещает прохождение сигнала со второго.
Низкий уровень на входе R устанавливает все выходы микросхемы в 0.
Описание работы схемы шифратора
Кнопки управления
S1:1 - кнопка занесения информации в блок хранения и обработки информации
S8:1 - кнопка начала кодирования
S3:1, S4:1, S5:1, S6:1, S7:1, S9:1 - кнопки установки начального состояния ДПСЧ
Датчик псевдослучайных чисел (ДПСЧ)
Цель ДПСЧ генерация гамма кода, который необходим для шифрования информации путем сложения каждого бита сообщения с последовательностью битов ДПСЧ по модулю.
Счетчик тактов
Задача счетчика тактов ограничить число генерируемых ДПСЧ битов гамма кода. Так как для шифрования фамилии «Халтуев» нам требуется 56 бит, то после 56 тактов счетчик сбрасывает ДПСЧ в начальное (первое) состояние и отключает генератор тактов.
Блок хранения и обработки информации
В этом блоке происходит шифрование информации находящейся в регистрах.
Описание работы схемы дешифратора
Кнопки управления
S8:1 - кнопка начала кодирования
S3:1, S4:1, S5:1, S6:1, S7:1, S9:1 - кнопки установки начального состояния ДПСЧ
Датчик псевдослучайных чисел (ДПСЧ)
Цель ДПСЧ генерация гамма кода, который необходим для декодирования информации путем сложения каждого бита сообщения с последовательностью битов ДПСЧ по модулю.
Счетчик тактов
Задача счетчика тактов ограничить число генерируемых ДПСЧ битов гамма кода. Так как для декодирования фамилии «Халтуев» нам требуется 56 бит, то после 56 тактов счетчик сбрасывает ДПСЧ в начальное (первое) состояние и отключает генератор тактов.
Блок хранения и обработки информации
В этом блоке происходит декодирование информации находящейся в регистрах.
Регистры хранения обработанной информации
Регистры предназначены для хранения обработанной информации и вывода ее на 16 сегментные индикаторы.
Разъемы для вывода информации на 16_ти сегментные информации
К этим разъемам подключаются индикаторы для отображения информации находящейся в регистрах.
Подобные документы
Проект цифрового устройства для передачи сообщения через канал связи. Разработка задающего генератора, делителя частоты, преобразователя кода, согласующего устройства с каналом связи, схемы синхронизации и сброса, блока питания; оптимизация автомата.
курсовая работа [3,4 M], добавлен 05.02.2013Симметричные и асиметричные методы шифрования. Шифрование с помощью датчика псевдослучайных чисел. Алгоритм шифрования DES. Российский стандарт цифровой подписи. Описание шифрования исходного сообщения асимметричным методом с открытым ключом RSA.
курсовая работа [101,1 K], добавлен 09.03.2009Разработка управляющего автомата, ориентированного на выполнение заданной микрооперации. Разработка алгоритма работы управляющего автомата. Листинг программы. Выбор оптимального варианта кодирования состояний автомата. Синтез функции возбуждения.
курсовая работа [506,9 K], добавлен 26.12.2012Выбор принципов проектирования устройства записи, хранения и передачи чисел. Разработка алгоритма выполнения операций, необходимых для обработки информации. Структурная схема устройства. Элементарная база, необходимая для разработки принципиальной схемы.
курсовая работа [1,3 M], добавлен 16.08.2012Методика минимизации абстрактного автомата. Порядок построения графа полученного минимизированного автомата. Синтез на элементах ИЛИ-НЕ и Т-тригерах. Составление таблицы переходов. Разработка микропрограммного автомата, реализующего микропрограмму.
курсовая работа [997,7 K], добавлен 28.03.2011Системы сбора и передачи информации. Обоснование выбора кода, способа передачи и синхронизации. Выбор длины посылки, формата кодового перехода. Расчет помехоустойчивости и времени запаздывания. Разработка структурной схемы передающего устройства.
курсовая работа [412,8 K], добавлен 24.06.2013Структура аппаратуры передачи информации. Разработка передающей и приемной части в соответствии с заданными параметрами. Разработка функциональной схемы устройства преобразования сигналов и устройства защиты от ошибок, алгоритм его функционирования.
курсовая работа [754,8 K], добавлен 12.03.2009Разработка функциональной схемы управляющего микропрограммного автомата. Построение графов автомата для модели Мили и Мура. Кодирование состояний для модели Мура на D-триггерах. Алгоритм умножения чисел в дополнительном коде с простой коррекцией.
курсовая работа [764,0 K], добавлен 27.08.2012Способы передачи данных и методы фазирования. Передача алфавитно-цифровой информации. Разработка кодирующего и декодирующего устройства. Расчет среднего времени запаздывания информации. Разработка структурных схем и алгоритмов функционирования СПД.
курсовая работа [2,0 M], добавлен 21.12.2012Общая схема D-триггера и цифрового автомата Мили. Построение входных и выходных преобразователей в соответствии с таблицами кодирования входных и выходных сигналов. Составление таблиц переходов и выхода состояния автомата Мили. Выбор серии микросхем.
курсовая работа [525,4 K], добавлен 04.11.2012