Дослідження тригерних схем на спеціалізованих інтегральних мікросхемах

Структурна і функціональна схема комутації мікросхеми. Синтез T-тригера та D-тригера на основі універсального JК-тригера. Завантаження в тригер сигналу. Робота в статичному режимі. Контроль станів тригера до виходів. Сигнали з тумблерних регістрів.

Рубрика Программирование, компьютеры и кибернетика
Вид лабораторная работа
Язык украинский
Дата добавления 19.03.2011
Размер файла 835,2 K

Отправить свою хорошую работу в базу знаний просто. Используйте форму, расположенную ниже

Студенты, аспиранты, молодые ученые, использующие базу знаний в своей учебе и работе, будут вам очень благодарны.

Размещено на http://www.allbest.ru/

МІНІСТЕРСТВО ОСВІТИ І НАУКИ УКРАЇНИ

Національний університет “Львівська політехніка”

Лабораторні роботи № 3

Дослідження тригерних схем на спеціалізованих інтегральних мікросхемах

з дисципліни

“Комп'ютерна схемотехніка” ч.2

Виконав:

студент групи КН-2_

_____________________

Прийняв:

_____________________

Львів - 2010/11 навчальний рік

Мета роботи - вивчення і дослідження тригерних схем на спеціалізованих інтегральних мікросхемах (ІМС) D і JК - типів.

1.Загальні положення

Структурна і функціональна схема та схеми комутації мікросхеми К155ТМ2

Тригером D-типу називається логічний пристрій з двома стійкими станами і одним інформаційним входом D. В D-тригерах значення змінної в момент tn+1 співпадає із значенням вхідної змінної в момент tn, тому тригер такого типу в літературі називають тригером затримки.

Мікросхема К155ТМ2 (рис.1) включає два незалежних D-тригери, що мають загальну тину живлення. У кожного тригера є входи D, S, R, а також виходи Q iQ (рис.1). ВходиS іR - асинхронні і змінюють стан тригера незалежно від сигналу на тактовому вході; активний рівень для них низький. Асинхронне встановлення потрібного стану рівнів на виходах отримаємо, коли на входи S і R подаємо взаємно протилежні логічні сигнали: приR = 0 і S =1 отримуємо Q= 0 іQ =1, а приS = 0 і R = 1 отримуємо Q= 1 і Q =0. В цей час входи С і D відключаються. Наявність одночасно низького рівня на входах R іS недопустиме! Для завантаження в тригер сигналу з входу D необхідно, щоб на входах S іR була напруга високого рівня. Сигнал з входу D передається на виходи Q і Q по додатному перепаду імпульсу на тактовому вході С (від Н (0) до В (1): ^). Для того, щоб тригер перемикався правильно (тобто відповідно до таблиці 1), рівень на вході D потрібно зафіксувати заздалегідь, перед приходом тактового перепаду. Захисний час повинен перевищувати час затримки розповсюдження сигналу в тригері.

а) б)

Рис. 1 Мікросхема К155ТМ2 (два незалежних D-тригери):

Призначення виводів: 1- вхід R; 2-вхід D; 3-вхід C; 4- вхідS; 5- вихід Q; 6-вихідQ; 13- вхідR; 12-вхід D; 11-вхід C; 10- вхідS; 7- вихід Q; 8-вихідQ; 7-загальний; 14- Ucc (живл.+5B).

а) - структурна схема одного D-тригера К155ТМ2; б) - функціональна схема К155ТМ2.

Таблиця 1. Стани D-тригера (мікросхема К155ТМ2)

ВХІД

ВИХІД

Режими

C

D

S

R

Qn+1

Qn+1

роботи

X

X

0

1

1

0

Асинхр. встановлення “1”

X

X

1

0

0

1

Асинхронне скидання в “0”

X

X

0

0

---

---

Недопустимий режим

0

X

Х

Х

0 (Qn)

1(Qn)

Пам'ять: Qn+1=Qn

^

1

1

1

1

0

Завантаження “1”

^

0

1

1

0

1

Завантаження “0”

Структурна і функціональна схема та схеми комутації мікросхеми К155ТВ1

Тригером JK-типу називається логічний пристрій, який має два стійких стани і два інформаційних входи J та К, і змінює свій стан на протилежний при J=K=1, тобто при J=K=1 Qn+1=Qn, а в усіх інших випадках функціонує у відповідності з таблицею істинності синхронного RS-тригера, при цьому вхід J еквівалентний входу S, а вхід К- входу R.

Мікросхема К155TB1 (рис. 2) - це один JK-тригер. Входи S і R - асинхронні і змінюють стан тригера незалежно від сигналу на тактовому вході; активний рівень для них низький. Асинхронне встановлення потрібного стану рівнів на виходах отримаємо, коли на входи S іR подаємо взаємно протилежні логічні сигнали: приR = 0 іS =1 отримуємо Q= 0 іQ =1, а приS = 0 іR = 1 отримуємо Q= 1 іQ =0. В цей час входи С і D відключаються. Наявність одночасно низького рівня на входах R іS недопустиме !

Для завантаження в тригер сигналу з входів J і K необхідно, щоб на входах S іR була напруга високого рівня. Зчитування інформації з входів J і K відбувається в час додатного перепаду ^ на вході С, а на виходи вони передається в час від'ємного перепаду v на вході С. Логічні рівні на входах J і K не можуть змінюватися, поки на вході С наявний високий рівень !

Рис. 2 Мікросхема К155ТВ1 (один JK-тригер):

а) - функціональна схема JK-тригера К155ТВ1; б) - зовнішній вигляд ІМС К155ЛА3, К155ТМ2 і К155ТВ1 і нумерація їх виводів.

мікросхема комутація тригер регістр

Призначення виводів: 1-вільний; 2-вхідR; 3-вхід J1; 4-вхід J2; 5-вхід J3; 6-вихідQ; 8-вихід Q; 9-вхід K1; 10-вхід K2; 11-вхід K3; 12-вхід C; 13-вхідS; 7-загальний; 14- Ucc (живл.+5B).

Якщо з'єднати всі входи J (3“&”) і K (3“&”) з логічною “1” (+5В), то JK-тригер стане Т-тригером, тобто лічильним тригером з модулем перерахунку 2. І якщо тоді на вхід такого Т-тригера подавати послідовність імпульсів з частотою f , то на його виході буде послідовність імпульсів з частотою, удвічі меншою (f/2), тобто один Т-тригер є подільником частоти на 2.

Таблиця 2. Стани JK-тригера (мікросхема КІ55ТВ1)

ВХІД

ВИХІД

Режими

C

J (J1=J2=J3)

K (K1=K2=K3)

S

R

Qn+1

Qn+1

роботи

X

X

X

0

1

1

0

Асинхр. встановлення “1”

X

X

X

1

0

0

1

Асинхронне скидання в “0”

X

X

X

0

0

---

---

Недопустимий режим.

^v

0

0

1

1

Qn

Qn

Пам'ять поперед.стану

^v

1

0

1

1

1

0

Синхр. встановлення “1”

^v

0

1

1

1

0

1

Синхронне скидання в “0”

^v

1

1

1

1

Qn

Qn

Qn

^v

1

1

1

1

Qn

Qn

Qn

2. Порядок виконання роботи

Ознайомилися з теоретичною частиною роботи, лабораторним стендом і програмою EWB.

Отримали від викладача елементи, необхідні для виконання роботи - мікросхеми К155ЛА3 (аналог 7400), К155ТМ2 (аналог 7474), К155 TB1 (аналог 7472), а також з'єднувальні провідники. Якщо для дослідження використовуємо моделююче середовище EWB, то п.п. 2.3 - 2.8 виконуємо на зарубіжних аналогах вказаних мікросхем (див. Додаток).

Ознайомилися з структурною і функціональною схемою та схемами комутації мікросхеми К155ТМ2 (рис. 1) і К155ТВ1 (рис. 2). При роботі в статичному режимі для контролю станів тригера до виходів підключили індикаторні світлодіоди (свічення світлодіода означає стан логічної "1"). Для дослідження D і JK-тригерів на інформаційні входи подавали сигнали з тумблерних регістрів, а на входи С - сигнал із формувача одиночних сигналів додатної полярності.

Дослідили в статичному режимі D-тригер (ІМС К155ТМ2). Склали таблицю переходів і переконатися на її відповідність таблиці 1.

Дослідили в статичному режимі Т-тригер на основі D-тригера (ІМС К155ТМ2). Для цього D-тригер перевели в режим роботи Т-тригера шляхом з'єднання інверсного виходу Q з D-входом. Склали таблицю переходів. Таблиця станів відповідає таблиці 3.

Таблиця 3. Стани Т-тригера (мікросхема КІ55ТМ2)

ВХІД

ВИХІД

Режими

C

(D =Qn)

S

R

Qn+1

Qn+1

роботи

X

X

0

1

1

0

Асинхр. встановлення “1”

X

X

1

0

0

1

Асинхронне скидання в “0”

0

X

Х

Х

0 (Qn)

1(Qn)

Пам'ять Qn+1=Qn

^v

1

1

1

1

0

Рахунок

^v

0

1

1

0

1

Рахунок

Дослідили в статичному режимі JK-тригер (ІМС К155TB1). Склали таблицю переходів і переконалися на її відповідність таблиці 2.

Дослідили в статичному режимі Т-тригер на основі JK-тригера (ІМС К155ТВ1). Для цього JK-тригер перевели в режим роботи Т-тригера шляхом з'єднання всіх входів J (3“&”) і K (3“&”) з логічною 1 (+5В). Склали таблицю переходів. Таблиця станів відповідає таблиці 4.

Таблиця 4. Стани Т-тригера (мікросхема КІ55ТВ1)

ВХІД

ВИХІД

Режими

C

J (J1=J2=J3)

K (K1=K2=K3)

S

R

Qn+1

Qn+1

роботи

X

X

X

0

1

1

0

Асинхр. встановлення “1”

X

X

X

1

0

0

1

Асинхронне скидання в “0”

0

X

X

Х

Х

0

1

Пам'ять Qn+1=Qn

^v

1

1

1

1

1

0

Рахунок

^v

1

1

1

1

0

1

Рахунок

Дослідили в статичному режимі D-тригер на основі JK-тригера (ІМС К155ТВ1). Для цього JK-тригер перевели в режим роботи D-тригера шляхом з'єднання всіх входів J (3“&”) з всіма входами K (3“&”) через інвертор і в якості D-входу використали будь-який J-вхід.

(В якості інвертора використали 1-ий елемент 2”І-НІ” мікросхеми К155ЛА3 - ніжки 1 і 2 об'єднали). Склали таблицю переходів. Таблиця станів відповідає таблиці 5.

Таблиця 5. Стани D-тригера (мікросхема КІ55ТВ1)

ВХІД

ВИХІД

Режими

C

D (J1=J2=J3)

(K1=K2=K3)

S

R

Qn+1

Qn+1

роботи

X

X

X

0

1

1

0

Асинхр. встановлення “1”

X

X

X

1

0

0

1

Асинхронне скидання “0"

X

X

X

0

0

---

---

Недопустимий режим.

0

X

X

1

1

Qn

Qn

Пам'ять поперед.стану

^v

1

0

1

1

1

0

D=1 > Q= 1 іQ =0

^v

0

1

1

1

0

1

D=0 > Q= 0 іQ =1

Висновок

В даній лабораторній роботі ми ознайомились з будовою спеціалізованих інтегральних мікросхемах D і JК-тригерів, здійснили синтез T-тригерів на їх основі та синтез D-тригера на основі універсального JК-тригера та дослідили їх роботу.

Література

1. Бабич М.П. і ін. Комп'ютерна схемотехніка. “МК-Прес”, Київ, 2004

2. Колонтаєвський Ю.П. і ін. Промислова електроніка та мікро схемотехніка: теорія і практикум. К.: Каравела, 2004.

Додаток. Схеми дослідження тригерів засобом моделюючої програми EWB

Рис.1. Дослідження синхронного JK тригера - динаміка (ІМС 7476 - аналог К176ТВ1).

Рис.2. Дослідження синхронного JK і D тригерів - динаміка (ІМС 7474 - аналог К155ТМ2, 7472 - аналог К155ТВ1).

Размещено на Allbest.ru


Подобные документы

  • Структури тригерних пристроїв в логічному базисі І-НЕ з потенційним представленням інформації. Особливості будови тригера - пристрою, що може знаходитись в одному з двох стійких станів і переходить з одного стану в другий під дією зовнішніх сигналів.

    контрольная работа [1,1 M], добавлен 07.03.2011

  • Задання режиму роботи погромного лічильника. Дослідження базової схеми ТТЛ та побудова тригера. Розрахунок керуючого сигналу на виході позики кінцевого лічильника двох послідовно з'єднаних реверсивних лічильників за 51-тим синхронізуючим сигналом.

    контрольная работа [1,5 M], добавлен 14.12.2012

  • Т-тригер з динамічним входом синхронізації. 4-розрядний лічильник, що віднімає, з наскрізним переносом. Асинхронні входи тригерів. Встановлення в лічильнику початкового нульового значення. Зберігання підрахованих імпульсів. Час інвертування стану тригера.

    курсовая работа [1013,0 K], добавлен 28.03.2012

  • Ознайомлення з мовою VHDL, її перевагами та недоліками, опис функціонування системи керування складом готової продукції. Аналіз, опис та побудова асинхронного RS-тригера, що відповідає роботі даної системи. Реалізація діаграми станів кінцевого автомату.

    курсовая работа [328,0 K], добавлен 29.03.2016

  • Граф-схеми алгоритмів. Серія інтегральних мікросхем для побудови принципових схем синтезованих автоматів. Структурний синтез автомата Мура. Функції збудження тригерів та вихідних сигналів. Кодування станів. Можлива кількість перемикань тригерів.

    курсовая работа [36,9 K], добавлен 28.02.2009

  • Граф-схема алгоритму. Серія інтегральних мікросхем. Структурний синтез автомата Мура. Розмітка станів ГСА. Таблиця переходів автомата. Кодування станів. Функції збудження тригерів та вихідних сигналів. Аналіз канонічного методу структурного синтезу.

    курсовая работа [30,6 K], добавлен 28.02.2009

  • Основні команди операційної системи Linux. Інтерфейс та робота в режимі командного рядка. Системи управління програмою на основі меню. Посилання в текстовому режимі. Список файлів і каталогів, зупинених і фонових завдань. Права доступу до файлів.

    лабораторная работа [196,8 K], добавлен 02.06.2011

  • Розробка фільтру для обробки цифрових сигналів. Блок обробки реалізується на цифрових мікросхемах середньої ступені інтеграції. Аналіз вхідного сигналу, ідеального сигналу та шуму. Обґрунтування вибору фільтрів та алгоритму обробки вхідного сигналу.

    курсовая работа [504,4 K], добавлен 18.09.2010

  • Механізм завантаження зовнішніх фільмів у редакторі Flash. Вкладення завантаженого фільму або зображення в основний фільм. Використання компонента Loader. Відображення процесу завантаження. Компонент ProgressBar (індикатор прогресу). Завантаження звуків.

    курсовая работа [144,1 K], добавлен 28.06.2011

  • Найпростішими елементами з пам’яттю є тригери – логічні елементи, яки можуть знаходитись у одному з двох стійких станів і переходити до іншого стану під впливом зовнішніх сигналів (через це тригер називають бістабільним елементом). Їх застосування.

    лекция [74,7 K], добавлен 13.04.2008

Работы в архивах красиво оформлены согласно требованиям ВУЗов и содержат рисунки, диаграммы, формулы и т.д.
PPT, PPTX и PDF-файлы представлены только в архивах.
Рекомендуем скачать работу.