Синтез комбінаційних схем
Аналіз логічного ланцюга, представлення інтерпретацій і значення функцій, що реалізується ним. Побудова таблиці істинності, що демонструє роботу ланцюга. Технічна реалізація комбінаційної схеми з використанням стандартних інтегральних мікросхем.
Рубрика | Коммуникации, связь, цифровые приборы и радиоэлектроника |
Вид | курсовая работа |
Язык | украинский |
Дата добавления | 27.03.2014 |
Размер файла | 465,6 K |
Отправить свою хорошую работу в базу знаний просто. Используйте форму, расположенную ниже
Студенты, аспиранты, молодые ученые, использующие базу знаний в своей учебе и работе, будут вам очень благодарны.
Размещено на http://www.allbest.ru/
Зміст
Вступ
1. Аналіз логічного ланцюга, представлення інтерпретацій і значення функцій, що реалізується заданим логічним ланцюгом
2. Побудова таблиці істинності, що демонструє роботу заданого логічного ланцюга, утворення ДДНФ І ДКНФ логічної функції яка реалізується заданим логічним ланцюгом
3. Мінімізація отриманої логічної функції
4. Синтез комбінаційної схеми заданої в базисі І-НЕ
5. Технічна реалізація комбінаційної схеми з використанням стандартних інтегральних мікросхем
Висновок
Список використаних джерел
Вступ
На даний момент найпоширенішим засобом для обчислень є цифрові обчислювальні машини. Для того щоб мати змогу успішно вивчити загальні принципи обробки цифрової інформації раціонально, по можливості максимально, потрібно відволіктися від реального апаратного забезпечення комп'ютера і розглядати комп'ютер, як деякий абстрактний цифровий автомат, який використовується для обробки інформації, представленої в цифровій формі. Знання з прикладної теорії таких автоматів необхідні для успішного пошуку нових принципів побудови комп'ютерів, удосконалення вже відомих алгоритмів обробки цифрової інформації, грамотної експлуатації обчислювальної техніки і розробки різного програмного забезпечення.
Для всього цього необхідні чіткі знання арифметичних і логічних основ цифрових автоматів, принципів аналізу та синтезу цих автоматів.
1. Аналіз логічного ланцюга, представлення інтерпретацій і значення функцій що реалізується заданим логічним ланцюгом
інтегральний мікросхема комбінаційний
Рис. 1.1. Логічна схема
Аналіз логічного ланцюга полягає у побудові булевої функції, яку реалізує даний логічний пристрій. Для цього визначається значення вихідного сигналу на ycix наборах вхідних даних i складається таблиця icтинності функції. Використовуючи таблицю icтиннocтi i правила побудови ДДНФ або ДКНФ, можна побудувати формулу, що відповідає даній логічній функції. 3 іншого боку, використовуючи логічну схему, можна спочатку побудувати формулу, що відповідає шуканій функції, а потім, використовуючи одержану формулу, побудувати таблицю icтиннocтi функції. За даною логічною схемою формулу можна побудувати, записавши суперпозицію булевих функцій, що відповідає схемній суперпозиції логічних елементів.
Рис. 1.2.Інтерпретації i значення функції, що реалізована логічним ланцюгом.
2. Побудова таблиці істинності що демонструє роботу заданого логічного ланцюга, утворення ДДНФ і ДКНФ логічної функції яка реалізується заданим логічним ланцюгом
Таблиця 2.1.Таблиця icтиннocтif(x1, x2, x3, x4).
X1 |
X2 |
X3 |
X4 |
F |
ДДНФ |
||
0 |
0 |
0 |
0 |
0 |
0 |
- |
|
1 |
0 |
0 |
0 |
1 |
1 |
||
2 |
0 |
0 |
1 |
0 |
0 |
- |
|
3 |
0 |
0 |
1 |
1 |
1 |
||
4 |
0 |
1 |
0 |
0 |
0 |
- |
|
5 |
0 |
1 |
0 |
1 |
0 |
- |
|
6 |
0 |
1 |
1 |
0 |
1 |
||
7 |
0 |
1 |
1 |
1 |
1 |
||
8 |
1 |
0 |
0 |
0 |
0 |
- |
|
9 |
1 |
0 |
0 |
1 |
1 |
||
10 |
1 |
0 |
1 |
0 |
0 |
- |
|
11 |
1 |
0 |
1 |
1 |
1 |
||
12 |
1 |
1 |
0 |
0 |
0 |
- |
|
13 |
1 |
1 |
0 |
1 |
0 |
- |
|
14 |
1 |
1 |
1 |
0 |
0 |
- |
|
15 |
1 |
1 |
1 |
1 |
0 |
- |
За таблицею знаходимо, що функція F набуває значення 1 при шести наборах аргументів, тому функція F у ДДНФ складатиметься з логічної суми шести мінтермів:
Для реалізації F() у ДДНФ можна скористатися рис. 2.1.
Рис. 2.1. Реалізація функції ДДНФ.
За таблицею бачимо, що функція F не набула ні одного значення, тому функції F у ДКНФ не існує.
3. Мінімізація отриманої логічної функції найбільш раціональним способом
Спростимо задану схему діаграмою Вейча:
Рис.3.1. Спрощення методом діаграм Вейча
Спрощена функція має такий вигляд:
Рис.3.2. Спрощена схема функції
4. Синтез комбінаційної схеми заданої в базисі І-НЕ
При побудові логічних пристроїв звичайно не користуються функціонально повною системою ЛЕ, яку реалізують усі три основні логічні операції: І, АБО і НЕ. На практиці з метою скорочення номенклатури елементів користуються функціонально повною системою елементів, яка містить тільки два елементи, що виконують операції І - НЕ і АБО - НЕ, або навіть тільки один із цих елементів, причому число входів цих елементів зазвичай задано. Через це питання синтезу логічних пристроїв у заданому базисі НЕ мають неабияке практичне значення.
Для переходу із одного логічного базису в інший використовують закони де Моргана.
За допомогою законів де Моргана було реалізовано функцію у базисі ІНЕ.
Рис. 4.1. Спрощена схема логічної функції у базисі ІНЕ
5. Технічна реалізація комбінаційної схеми з використанням стандартних інтегральних мікросхем
Отриману в базисі І-НЕ комбінаційну схему вирішено реалізувати на елементах структури ТТЛ (напруга живлення +5В). Для опису вибрано ряд мікросхем серії К155. Дані мікросхеми є на теперішній час застарілими, але вони повністю виконують поставлені задачі. У новіших моделях мікросхем зменшено струм споживання та підвищена швидкодія. Характеристики мікросхем 155 серії показані в таблиці 5.1.
Таблиця 5.1 Характеристики мікросхем
Тип |
Функціональне |
Робота при |
Струм |
Тип |
|
мікросхеми |
призначення |
температурах |
споживання |
корпусу |
|
К155ЛАЗ |
4 елементи 2І-НЕ |
0...+70 С° |
22 мА |
DІР14 |
|
К155ЛА4 |
3 елементи ЗІ-НЕ |
-10...+70 С° |
16,5 мА |
DІР14 |
Всі мікросхеми виконані в корпусі DІР14 рисунок 5.1.
Рисунок 5.1 Корпус мікросхем
Мікросхема К155ЛАЗ показана на рисунку 5.2. Вона включає 4 елементи 2І-НЕ. Для реалізації інверсії в схемі можна використати дані елементи з'єднавши вхідні лінії елемента. Таке включення показано на рисунку 5.2. Також в схемі використаний логічний елемент ЗІ-НІ. Мікросхема К155ЛА4 має в своєму складі три логічні елементи ЗІ-НІ. Позначення виводів показане на рисунку 5.3.
Рисунок 5.2 Мікросхема К155ЛАЗ Рисунок 5.3 Мікросхема К155ЛА4
Для побудови пристрою на реальних логічних елементах схему необхідно частково змінити, але принцип роботи залишається незмінним. Схема на логічних елементах показана на рисунку 5.5. Вона містить мікросхеми: К155ЛА3 -3шт.; К155ЛА2 - 1шт.
Рисунок 5.5Схема реалізації Функції F (Х1Х2,Х3,Х4) на ЛЕ
Висновок
В даній курсовій роботі описано способи завдання скінченого автомата. На протязі неї були проведені аналіз та синтез логічного ланцюга та була побудована таблиця істинності для заданої логічної схеми. Мінімізація отриманої логічної функції методом діаграм Вейча. Потім спрощену схему побудовано в базисі ЛЕ (І-НЕ). Спрощена схема дала не аби який результат, адже кількість логічних елементів значно скоротилася.
Список використаних джерел
Прикладная теория цифрових автоматов / Самофалов К.Г.. Романкевич A.M. и др.. - Кшв: Вища школа. 1987. - 369 с.
Савельев А.Я. Прикладная теория цифровых автоматов: Учеб. для вузов. - М.: Высш. Шк.. 1987. - 272с.
Майоров С.А..Новиков Г.И. Принципы организации цифровых машин.-Л. Машиностроение. 1974.-431 с.
Баранов С. П. Синтез микропрограммных автоматов. - Л.: Энергия. 1979 -232 с.
Пухальський Г.И.. Новосельцева Т.Я. Цифровые устройства: Учебное пособие доя втузов. -СПб.: Политехника. 1996. - 885 с.
Майоров С. А., Новиков Г.И. Принципы организации цифровых машин.- Л.Машиностроение. 1974.-431 с.
Сапожников В. В., Сапожников Вл. В. Методы синтеза надежных автоматов . - Энергия. Ленингр. Отд-ние. 1980. - 96 с.
Карцев М. А.. Брик В.А. Вычислительные системы и синхронная арифметика. - М.: Радио и связь. 1981. - 360 с.
Акушский И. Я.. Юдицкий Д.И. Машинная арифметика в остаточних классах. - М.: Сов. радио. - 1968. - 460 с.
Торгашев В. А. Система остаточных классов и надёжность ЦВМ. - М.: Сов. радио. - 1973. - 274 с.
Размещено на Allbest.ru
Подобные документы
Аналіз і характеристика методів проектування комбінаційних схем на різноманітних мікросхемах, визначення їхньої складності і швидкодії. Послідовні і комбінаційні логічні схеми. Задача аналізу комбінаційної схеми, знаходження системи логічних функцій.
курсовая работа [3,2 M], добавлен 06.08.2010Методика проектування комбінаційних пристроїв. Математичний апарат цифрової мікросхемотехніки. Формалізоване подання алгоритму функціонування комбінаційного пристрою у вигляді таблиці істинності. Побудова електричної схеми пристрою по логічній функції.
курсовая работа [53,0 K], добавлен 19.09.2014Визначення значень та мінімізація булевої функції за допомогою метода карт Карно і метода Квайна-МакКласки. Аналіз комбінаційної схеми методом П-алгоритму. Проектування керуючих автоматів Мілі та Мура: кодування станів, побудування таблиці переходів.
контрольная работа [58,3 K], добавлен 07.10.2013Теоретичний аналіз існуючих технологій гібридних інтегральних мікросхем, особливості їх конструювання, позначення параметрів, вибір матеріалів, переваги і недоліки, технології виробництва. Розробка комутаційної схеми, розрахунок елементів мікросхеми.
курсовая работа [1004,7 K], добавлен 18.09.2010Дослідження основних способів подання логічної функції: аналітичний і табличний. Мінімізація логічних функцій та карта Карно. Синтез комбінаційного пристрою на базисі Шеффера та Пірса. Побудова принципової схеми, виконаної на інтегральних мікросхемах.
курсовая работа [891,4 K], добавлен 06.08.2013Дослідження роботи стандартного 4-бітного арифметично-логічного пристрою. Логічні і функціональні схеми. Об’єднання каскадом мультиплексорів в логічний та арифметичний блок. Таблиці істинності та результати тестування. Теоретичні відомості про суматори.
курсовая работа [953,6 K], добавлен 06.12.2013Синтез двокаскадного комутаційного блоку міської телефонної мережі. Побудова функціональної схеми і комутаційного графу. Проект міжміської телефонної станції з координатної підстанцією. Аналіз схеми групоутворення квазіелектронної відомчої АТС "Квант".
курсовая работа [1,8 M], добавлен 05.02.2015Захист інтегральних напівпровідникових та гібридних мікросхем, основні види та призначення процесу герметизації. Суть корпусної та безкорпусної герметизації, особливості та характеристика методів її виконання, їх порівняльний аналіз, переваги і недоліки.
курсовая работа [5,5 M], добавлен 09.04.2010Засоби завдання автоматів з пам’ятю. Структурний синтез автоматів Мура та Мілі. Кодування вхідних сигналів і станів. Побудова кодованої таблиці переходів і виходів автомата. Мінімізація функції збудження. Вибір з довідника елементів схеми та їх параметри.
курсовая работа [813,1 K], добавлен 06.11.2013Реалізація HDL-моделі паралельного логічного контролера циклічної дії мовою опису апаратури AHDL у середовищі MAXplus+II. Алгоритм функціонування паралельного логічного контролера циклічної дії: таблиці станів і переходів. Логічна структура блоку пам'яті.
контрольная работа [265,3 K], добавлен 25.09.2010