Синтезування синхронного двійково-десятковий лічильник, на основі одного тригера D-типу і трьох тригерів JK-типу, які працюють в коді з вагою розрядів 6-2-2-1. Діаграми Вейча для функцій входів тригерів. Моделювання схеми лічильника у середовищі "OrCAD".
Дослідження основних структур тригерних пристроїв (RS, D, Т, JК - типів) в логічному базисі І-НЕ з потенційним представленням інформації. Будова та види тригерів, їх синтез на основі логічних ІMС. Характеристичні рівняння, що описують їх функціонування.
Электромеханический преобразователь, пропорциональный регулятор, гидроусилитель. Настройка идеального регулятора по передаточной функции или по заданной переходной характеристике. Компенсационный регулятор с упрощенным операционным усилителем.
Разработка электрической структурной схемы канала датчика переменного и постоянного напряжения и температуры. Алгоритм работы проектируемого узла информационно-управляющей системы. Программа на ассемблере и прошивки постоянного запоминающеего устройства.
Теоретические основы процессоров. Построение процессоров и их общая структура. Цифровые автоматы. Расчёт количества триггеров и кодирование состояний ЦА. Структурная схема управляющего устройства. Построение графа функционирования управляющего устройства.
Принципы организации управляющих автоматов. Разработка и проектирование автомата с жесткой и программируемой логикой. Разработка таблицы прошивки ПЗУ для УА с естественной адресацией микрокоманд. Структурный и абстрактный синтез управляющего автомата.
Синтез устройства управления семисегментным индикатором с общим катодом, которое обеспечивает высвечивание заданной последовательности символов в зависимости от состояния счетчика. Поиск наилучшего схемного решения. Сравнение и выбор серий микросхем.
Процесс разработки структуры устройства управления узлом ЭВМ. Синтез функций возбуждения, входного и выходного алфавита на базе мультиплексора. Синтез интерфейса с пользователем с использованием мультиплексоров. Отладка синтезируемого автомата в EWB.
Замена симметричных переменных с использованием элементарных симметричных функций. Анализ совместной реализации системы функций. Раздельная минимизация системы функций алгебры логики. Факторизация системы логических уравнений. Выбор элементной базы.
Особенности разработки фильтра высокой частоты второго порядка с аппроксимацией полиномом Чебышева. Расчет основных компонентов схемы активного фильтра, их выбор и обоснование целесообразности. Общая характеристика методики настройки и регулировки.
- 6281. Синтез фильтрующих цепей
Основные сведения из теории фильтрующих цепей, требования к электрическим характеристикам. Синтез пассивных и активных полосовых фильтров; этапы аппроксимации и реализации: расчёт амплитудного спектра радиоимпульсов и частотных характеристик фильтра.
Описание форматов команд и обрабатываемых данных. Содержательная ГСА функционирования центрального обрабатывающего устройства, его структурная схема. Архитектура внешних выводов процессорного блока. Синтез управляющего автомата. Кодирование операций.
Розрахунок навантаження від абонентської лінії кожної категорії абонентів. Визначення середньої тривалості та питомого навантаження одного заняття абонентом І-ої категорії. Кількість еквівалентних точок комутації цифрових модуля і комутаційних полів.
Засоби завдання автоматів з пам’ятю. Структурний синтез автоматів Мура та Мілі. Кодування вхідних сигналів і станів. Побудова кодованої таблиці переходів і виходів автомата. Мінімізація функції збудження. Вибір з довідника елементів схеми та їх параметри.
Основные понятия о цифровом устройстве и главные принципы его построения. Этапы разработки цифрового автомата по алгоритму функционирования. Выбор микросхем, их учет и расчет мощности, потребляемой автоматом. Исследование цифрового автомата на переходе.
Расчет схемы цифрового автомата, функционирующего в соответствии с заданным алгоритмом. Кодирование состояний. Составление таблицы функционирования комбинационного узла автомата. Запись логических выражений. Описание выбранного дешифратора и триггера.
Установление соответствия абстрактных и структурных сигналов. Система канонических уравнений для выходных сигналов. Закодированная таблица переходов и возбуждения. Функция входов Т-триггера. Построение функциональной схемы синтезированного автомата.
Исследование структурной схемы цифрового автомата и операционного устройства. Алгоритм функционирования цифрового автомата в микрооперациях. Кодирование его состояний. Характеристика функций возбуждения триггеров и формирования управляющих сигналов.
Проектирование цифровых автоматов Мили и Мура с памятью в булевом базисе по заданной ГСА. Составление частично структурированной таблицы переходов-выходов. Построение функций выходов, логической схемы автомата. Особенности его экспериментальной проверки.
Выполнение синтеза цифрового автомата Мура, осуществляющего отображение информации, приведение алфавитного отображения к автоматному. Построение формализованного описания автомата, минимизация числа внутренних состояний. Функциональная схема автомата.
Расчет цифрового и аналогового фильтра-прототипа. Структурные схемы и реализационные характеристики фильтра. Синтез цифрового фильтра в системе программирования MATLAB. Частотные и импульсные характеристики цифрового фильтра, карта его нулей и полюсов.
Аналитическое выражение передаточной функции аналогового фильтра. Построение структурной схемы реализации цифрового фильтра прямым и каноническим способами. Определение реализационных характеристик фильтра. Проверка коэффициентов передаточной функции.
Ознакомление с понятием и особенностями передаточной функции аналогового прототипа проектируемой дискретной линейной системы. Основы синтеза по заданной импульсной реакции и амплитудно-частотной характеристике. Код программы на языке ассемблер 8086.
Описание структурной схемы и передаточной функции объекта управления. Уравнения состояния непрерывного объекта и дискретной модели объекта. Особенности расчета и построение графиков сигналов в цифровой системе с наблюдателем и регулятором состояния.
Разработка алгоритма умножения, структурной схемы устройства и синтез преобразователя множителя. Логический синтез одноразрядного четверичного умножителя-сумматора и одноразрядного четверичного сумматора. Разработка, синтез и блок-схема МПА делителя.
Построение логарифмических частотных характеристик разомкнутой системы по заданным показателям качества. Определение по построенным ЛАХ и ЛФХ запасов устойчивости по усилению и по фазе. Передаточная функция разомкнутой системы по построенной ЛАХ.
Создание систем на кристалле. Структурный принцип собственной компенсации влияния проходных емкостей. Применение принципа собственной компенсации. Взаимная компенсация емкостей подложки и нагрузки. Структурная оптимизация дифференциальных каскадов.
Изучение полного дешифратора с прямыми и инверсионными выходами. Общая схема организации контроля по четности. Преобразователь кода Грея в двоичный код. Синтез логической схемы одноразрядного арифметического полного сумматора на основе мультиплексоров.
Типы синтезаторов частоты. Методы и приборы генерации сигналов средневолнового диапазона и способы их излучения. Разработка структурной схемы проектируемого устройства, обеспечение его питания. Исследование синтезатора частот средневолнового диапазона.
Исследование особенностей однокристальных микроконтроллеров и их места в электронной аппаратуре. Основные технические характеристики микросхем. Описание всей элементной базы синтезатора частоты УКВ радиостанции. Анализ работы пользователя с устройством.